СИНТЕЗ И АНАЛИЗ ЛОГИЧЕСКИХ Х-ФУНКЦИЙ

Авторы

  • Михаил Михайлович Любарский соискатель кафедры АПВТ ХНУРЭ,
  • Вугар Гаджимахмудович Абдуллаев Гаджимахмудович, канд. техн. наук, доцент кафедры «Компьютерная инженерия технологии и программирование» Азербайджанской Государственной Нефтяной Академии (АГНА), Институт Кибернетики НАНА.,
  • Владимир Иванович Хаханов д-р техн. наук, профессор, главный научный сотрудник кафедры АПВТ ХНУРЭ.,
  • Светлана Викторовна Чумаченко д-р техн. наук, профессор, зав. кафедрой АПВТ ХНУРЭ,
  • Евгения Ивановна Литвинова д-р техн. наук, проф. кафедры АПВТ ХНУРЭ,
  • Иван Владимирович Хаханов студент ХНУРЭ,

DOI:

https://doi.org/10.30837/1563-0064.2.2018.152970

Ключевые слова:

методы кубитного синтеза, логические Х-функции, моделирование неисправностей

Аннотация

Предлагаются модели и методы кубитного синтеза и анализа логических Х-функций (xor, not-xor) от n переменных [1-8], которые являются мощным математическим средством для решения задач генерации тестов, моделирования неисправностей, создания тестопригодных схем. Их основное преимущество заключается в проверяемости неисправностей, инверсных по отношению к исправному поведению логической схемы.

Библиографические ссылки

Hahanov V. Cyber Physical Computing for IoT-driven Services. New York. Springer. 2018. 279 р.

Hahanov V.I., Bani Amer T., Chumachenko S.V., Litvinova E.I. Qubit technology for analysis and diagnosis of digital devices // Electronic modeling, J 2015. 37 (3). Р. 17-40.

Hahanov V., Gharibi W., Litvinova E., Liubarskyi M., Hahanova A. Quantum memory-driven computing for test synthesis // IEEE East-West Design and Test Symposium, Novi Sad, Serbia. 2017. Рp. 123-128.

Hahanov V. Infrastructure intellectual property for SoC simulation and diagnosis service // Design of Digital Systems and Devices. Springer. 2011. Р. 289-330.

Abramovici M. Digital System Testing and Testable Design, Comp. Sc. Press, 1998.

Fujiwara H. Fault Simulation // Logic Testing and Design for Testability. MIT Press, 1985. Р.84-108.

Pomeranz I., Reddy Sudhakar M. Aliasing Computation Using Fault Simulation with Fault Dropping // IEEE Transactions on Computers, 1995. Р. 139-144,

Hahanov V., Barkalov A., Adamsky M. Design of Digital Systems and Devices. Infrastructure intellectual property for SoC simulation and diagnosis service. 2011. Springer. P. 289-330.

Загрузки

Опубликован

2018-06-27

Выпуск

Раздел

Статті